自主创新架构

以软件定义硬件的根本性创新,重塑计算范式

banner

核心价值

100%自主创新,彻底打破底层技术的"卡脖子"困局


  • 传统计算架构长期依赖海外技术

  • MaPU架构从底层实现完全自主可控,确保国家重要产业供应链的自主安全可控

  • 同时推动基础研究领域范式转变,为产业的创新发展提供基础理论支撑与技术源头供给

MaPU以"软ASIC"架构,突破传统计算架构局限

ScreenShot_2025-12-18_102752_673

传统计算架构在"通用性"和"专用性"之间难以兼顾:

CPU/GPU

灵活通用,但难以针对具体算法深度优化,效率有限

ASIC

性能高效,但用途固定,缺乏适应性

FPGA

可重构性强,但开发复杂,难以规模应用

MaPU架构突破了这一局限:

  • 通过可重构设计,实现软件灵活配置

  • 凭借高并行计算能力,达到ASIC级性能

  • 软硬件协同优化,提升效率并简化开发,适合大规模应用

核心优势

MaPU突破计算、存储、通信三大瓶颈,显著提升整体性能与资源利用率

ScreenShot_2025-12-18_102957_917

计算效率更高

效率提升高达3倍以上

相比传统算数级的逐步计算,算法级全局优化让计算效率大幅提升。传统架构需逐步执行计算,而MaPU架构能将复杂大算法完整映射,支持整套算法一次性高效运行,实现极致内核利用率。

访存效率更优

效率提升高达4倍以上

相比线性访问,2.5维存储让访存效率显著提升。MaPU架构通过按行、列、离散等方式高效并行地组织和访问数据,存储粒度和访存模式可根据算法需求灵活重构,实现存储与计算的高度适配。

通信延迟更低

延迟减少2个数量级

相比传统平面互联,片内/片间3D互联让通信延迟大幅降低。MaPU架构内部通过三维核间总线构建片上3D网络,并提供各向高速自研协议接口,实现多芯片间高效通信与协同。

产业赋能

MaPU架构赋能千行百业,驱动关键产业创新加速


MaPU驱动软硬件生态共建,助力产业协同创新

MaPU支持多样化的软件开发框架和工具链,助力算法和应用优化,加速软件创新和落地,充分释放计算潜力。

凭借高度可定制的架构设计与软硬件协同,MaPU为硬件厂商提供更广阔的创新空间和更高效的开发效率,促进产品快速迭代和多样化应用,推动产业链整体升级。

ScreenShot_2025-12-18_103223_903
公网通信
卫星通信
高清视频
科研赋能
更多领域

并肩同行

思朗不断挑战创新极限,与我们的合作伙伴一起应对世界上最严峻的挑战,开拓中国高性能芯片之路.

预约咨询
gotop